XC3S100E-4TQG144C XC3S100E-4TQG144I
XILINX QFP Spartan-3XC3S100E XC3S100पूर्ण श्रृंखला FPGA ICs
XC3S100E-4TQG144C
XC3S100E-4TQG144I
XC3S100E-4VQG100C
XC3S100E-4VQG100I
| श्रेणी | एकीकृत सर्किट (ICs) |
| परिवार | एम्बेडेड - FPGA (फ़ील्ड प्रोग्रामेबल गेट एरे) |
| Mfr | Xilinx Inc. |
| सीरीज़ | Spartan-3 XC3S100E XC3S100 |
| पैकेज | ट्रे |
| पैकेज / केस | 208-BFQFP |
| आधार उत्पाद संख्या |
XC3S100E-4TQG144C XC3S100E-4TQG144I XC3S100E-4VQG100C XC3S100E-4VQG100I XC2S100-5TQ144I XC2S100-5TQG144I XC2S100E-6FTG256C XC2S100E-6PQG208C |
परिचय:
फ़ील्ड-प्रोग्रामेबल गेट एरेज़ (FPGA) का Spartan®-3A परिवार अधिकांश उच्च-मात्रा, लागत-संवेदनशील, I/O-गहन इलेक्ट्रॉनिक अनुप्रयोगों में डिज़ाइन चुनौतियों का समाधान करता है। पाँच-सदस्यीय परिवार 50,000 से 1.4 मिलियन सिस्टम गेट तक की घनत्व प्रदान करता है, जैसा कि तालिका 1 में दिखाया गया है। Spartan-3A FPGA विस्तारित Spartan-3A परिवार का हिस्सा हैं, जिसमें गैर-वाष्पशील Spartan-3AN और उच्च घनत्व वाले Spartan-3A DSP FPGA भी शामिल हैं। Spartan-3A परिवार पहले के Spartan-3E और Spartan-3 FPGA परिवारों की सफलता पर आधारित है। नई सुविधाएँ सिस्टम के प्रदर्शन में सुधार करती हैं और कॉन्फ़िगरेशन की लागत को कम करती हैं। ये Spartan-3A परिवार संवर्द्धन, सिद्ध 90 एनएम प्रक्रिया तकनीक के साथ मिलकर, पहले से कहीं अधिक डॉलर प्रति कार्यक्षमता और बैंडविड्थ प्रदान करते हैं, जो प्रोग्रामेबल लॉजिक उद्योग में नया मानक स्थापित करता है। अपनी असाधारण कम लागत के कारण, Spartan-3A FPGA उपभोक्ता इलेक्ट्रॉनिक्स अनुप्रयोगों की एक विस्तृत श्रृंखला के लिए आदर्श रूप से उपयुक्त हैं, जिसमें ब्रॉडबैंड एक्सेस, होम नेटवर्किंग, डिस्प्ले/प्रोजेक्शन और डिजिटल टेलीविजन उपकरण शामिल हैं। Spartan-3A परिवार मास्क प्रोग्राम्ड ASIC का एक बेहतर विकल्प है। FPGA पारंपरिक ASIC की उच्च प्रारंभिक लागत, लंबी विकास चक्र और अंतर्निहित लचीलेपन से बचते हैं, और फ़ील्ड डिज़ाइन अपग्रेड की अनुमति देते हैं।
विशेषताएँ:
• उच्च मात्रा, लागत-सचेत अनुप्रयोगों के लिए बहुत कम लागत, उच्च-प्रदर्शन लॉजिक समाधान
• दोहरे-श्रेणी VCCAUX आपूर्ति 3.3V-केवल डिज़ाइन को सरल बनाती है
• सस्पेंड, हाइबरनेट मोड सिस्टम पावर को कम करते हैं
• मल्टी-वोल्टेज, मल्टी-स्टैंडर्ड SelectIO™ इंटरफ़ेस पिन
• 502 I/O पिन या 227 विभेदक सिग्नल जोड़े तक
• LVCMOS, LVTTL, HSTL, और SSTL सिंगल-एंडेड I/O
• 3.3V, 2.5V, 1.8V, 1.5V, और 1.2V सिग्नलिंग
• चयन योग्य आउटपुट ड्राइव, प्रति पिन 24 एमए तक
• QUIETIO मानक I/O स्विचिंग शोर को कम करता है
• पूर्ण 3.3V ± 10% संगतता और हॉट स्वैप अनुपालन।
• 640+ Mb/s डेटा ट्रांसफर दर प्रति विभेदक I/O
• LVDS, RSDS, मिनी-LVDS, HSTL/SSTL विभेदक I/O एकीकृत विभेदक समाप्ति प्रतिरोधों के साथ
• एन्हांस्ड डबल डेटा रेट (DDR) समर्थन
• 400 Mb/s तक DDR/DDR2 SDRAM समर्थन
• पूरी तरह से अनुपालक 32-/64-बिट, 33/66 मेगाहर्ट्ज PCI® तकनीक समर्थन
• प्रचुर, लचीले लॉजिक संसाधन • 25,344 लॉजिक सेल तक का घनत्व, जिसमें वैकल्पिक शिफ्ट रजिस्टर या वितरित RAM समर्थन शामिल है
• कुशल विस्तृत मल्टीप्लेक्सर्स, विस्तृत लॉजिक
• फास्ट लुक-अहेड कैरी लॉजिक
• वैकल्पिक पाइपलाइन के साथ एन्हांस्ड 18 x 18 गुणक
• IEEE 1149.1/1532 JTAG प्रोग्रामिंग/डिबग पोर्ट
• पदानुक्रमित SelectRAM™ मेमोरी आर्किटेक्चर
• प्रोसेसर अनुप्रयोगों के लिए बाइट राइट सक्षम के साथ 576 Kbits तक की तेज़ ब्लॉक RAM
• 176 Kbits तक की कुशल वितरित RAM
• आठ डिजिटल क्लॉक मैनेजर (DCM) तक
• क्लॉक स्क्यू उन्मूलन (विलंब लॉक लूप)
• आवृत्ति संश्लेषण, गुणन, विभाजन
• उच्च-रिज़ॉल्यूशन चरण शिफ्टिंग
• विस्तृत आवृत्ति रेंज (5 मेगाहर्ट्ज से 320 मेगाहर्ट्ज से अधिक)
• आठ कम-स्क्यू ग्लोबल क्लॉक नेटवर्क, प्रति आधे डिवाइस में आठ अतिरिक्त क्लॉक, साथ ही प्रचुर मात्रा में कम-स्क्यू रूटिंग
• उद्योग-मानक PROMs के लिए कॉन्फ़िगरेशन इंटरफ़ेस
• कम लागत, स्थान-बचत SPI सीरियल फ्लैश PROM
• x8 या x8/x16 BPI समानांतर NOR फ्लैश PROM
• कम लागत वाला Xilinx® प्लेटफ़ॉर्म फ्लैश JTAG के साथ
• डिज़ाइन प्रमाणीकरण के लिए अद्वितीय डिवाइस डीएनए पहचानकर्ता
• FPGA नियंत्रण के तहत एकाधिक बिटस्ट्रीम लोड करें
• पोस्ट-कॉन्फ़िगरेशन CRC जाँच
• पूर्ण Xilinx ISE® और WebPACK™ विकास प्रणाली सॉफ़्टवेयर समर्थन के साथ-साथ Spartan-3A स्टार्टर किट
• MicroBlaze™ और PicoBlaze एम्बेडेड प्रोसेसर
• कम लागत वाले QFP और BGA पैकेजिंग, Pb-मुक्त विकल्प
• सामान्य फ़ुटप्रिंट आसान घनत्व प्रवास का समर्थन करते हैं
• चयनित Spartan-3AN गैर-वाष्पशील FPGA के साथ संगत
• उच्च घनत्व वाले Spartan-3A DSP FPGA के साथ संगत
• XA ऑटोमोटिव संस्करण उपलब्ध

